FPGA學習之數碼管(封裝)顯示時間

一、實驗目的:學習數碼管封裝以及顯示時間。 二、實驗環境:FPGA開發板AX301,Quartus ii 三、實驗介紹:將數碼管顯示模塊封裝起來,同時通過不斷讀取RTC時鐘的時分秒值,將之顯示在數碼管。實驗時,將實時時間的時分秒寫入程序,運行程序後可以看到數碼管顯示的時間會不斷的刷新。 四、源碼   module smg_interface_demo ( input CLK, i
相關文章
相關標籤/搜索