基於FPGA的數字頻率計(設計全過程)

小序:html           前幾天看全國大學生電子設計競賽歷年試題,無心間發現了一道題目《簡易數字頻率計》,跟以前我用verilog寫的一個頻率計差很少,因而想嘗試作一下,題目具體要求以下圖中所示,我所用的開發板爲 xilinx spartan 3ES, 最後結果還算理想,在要求的範圍內的頻率測量精度比較高,可是因爲板子的限制沒能實現脈衝寬度測量等功能,可是其原理比較簡單,下文中將會給出設
相關文章
相關標籤/搜索