【工程源碼】基於FPGA的8位十進制數字頻率計實現

本文由網友提供,非原創。   測量範圍10Hz-50Mhz,通過8數數碼管顯示;       數字頻率計的原理很簡單,就是計算每秒鐘內待測信號的脈衝個數,按照分模塊設計的思想,分爲:計數模塊,數碼管顯示模塊,控制信號模塊,因爲系統還需要高電平爲1s的脈衝信號,所以還需要一個分頻模塊:      1、計數模塊           計數器有二級制計數器和BCD計數器,因爲計數器的計數結果需要經過譯碼送
相關文章
相關標籤/搜索