高速電路EDA設計第一次實驗

一.利用74LS138實現4-16譯碼器 設計要求: · 用2片3-8 譯碼器拼接成4-16 譯碼器 · 仿真驗證電路的正確性 · 注意觀察輸出信號的毛刺(競爭冒險) 設計思路: 如下圖所示,我們讓最高位輸入IN_D接到片1的G2BN,接到片2的G1,這樣若IN_D=0,則上方的芯片被選中,下方芯片被禁用,若IN_D=1,則相反。 電路邏輯設計如下: 用QuartusⅡ進行功能性仿真後得: 用Qu
相關文章
相關標籤/搜索