高速EDA設計 實驗一

高速EDA設計 實驗一 實驗1:拼接 4-16譯碼器 實驗要求 用2片3-8 譯碼器拼接成4-16 譯碼器 仿真驗證電路的正確性 注意觀察輸出信號的毛刺(競爭冒險) 實驗內容 爲了達到四位二進制輸入的目的,將兩片74138芯片進行級聯,具體原理圖如下: 仿真後的波形圖如下圖所示: 實驗2A : 設計M=12的計數器 實驗要求 用161計數器芯片,設計一個M=12的計數器上電後,對CLK信號,從0順
相關文章
相關標籤/搜索