數字信號處理相關4(FPGA實現FIR濾波器)

來自:https://blog.csdn.net/u014783685/article/details/74466107   1、FIR濾波器總體設計 本設計是基於FPGA實現一個8階的FIR數字低通濾波器。本次設計首先利用MATLAB中的FDAtool工具設計出一個採樣頻率爲5KHZ、截止頻率爲1KHZ的FIR低通濾波器,通過FDAtool導出8點係數,然後將係數進行放大、取整,以便於在FPGA
相關文章
相關標籤/搜索