1、FPGA設計-硬件設計

1、介電常數 (1)相對介電常數是兩塊金屬板之間以絕緣材料爲介質的電容量與同樣兩塊之間以真空爲介質的電容量比值。 (2)介電常數影響傳輸線的阻抗。介電常數較小,信號傳輸速度越快。 2、傳輸走線 基本阻抗原則:單端走線50Ω,差分走線100Ω,生產廠家偏差±5%。 3、佈線方法 3.1、減少串擾 3.2、差分走線 LVDS模塊和GXB模塊分別採用LVDS和CML差分走線。 4、FPGA電源 (1)F
相關文章
相關標籤/搜索