zedboard--用戶自定義IP核設計(pwm發生器)

1:實驗說明: 對於Zedboard的用戶自定義的IP核有兩種可行的方案: 一:通過EMIO交換數據(GPIO,SPI),這個其實就是將PL的IP核看作系統的外設,在數據交互性能和效率上都有很大的缺陷。(不常用) 二:利用嚮導來製作滿足AXI協議的IP核,嚮導自動生成總線相關的代碼,做好地址譯碼邏輯,讀寫控制邏輯,並在用戶工作區生成一些寄存器。我們寫的PL邏輯通過讀寫這些寄存器和PS交互。這也是常
相關文章
相關標籤/搜索