低成本FPGA中實現動態相位調整

在FPGA中,動態相位調整(DPA)主要是實現LVDS接口接收時對時鐘和數據通道的相位補償,以達到正確接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r)系列中是沒有的。下面介紹如何在低端FPGA中實現這個DPA的功能。html 實現架構微信 在LVDS輸入接收時,時鐘和數據的相位多是不肯定的,所以咱們須要將時鐘的相位做出
相關文章
相關標籤/搜索