All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天在2014國際超算大會(Super Computing 2014)上宣佈推出針對OpenCL?、C和C++的SDAccelTM開發環境,將單位功耗性能提升達25倍,從而利用FPGA實現數據中心應用加速。SDAccel是賽靈思SDx?系列的最新成員,將業界首款支持OpenCL、C和C++內核任意組合的架構優化編譯器、庫、開發板完美結合在一塊兒,在FPGA上首次實現了徹底相似CPU/GPU的開發和運行時間體驗。
戴爾公司平臺架構與技術及CTO 辦公室執行總監Robert Hormuth指出:「基於FPGA的技術有了新的突破,能支持優化的計算應用。在戴爾服務器部署的過程當中,簡化編程是決定採用FPGA加速器的關鍵障礙……毫無疑問,賽靈思開闢了一條正確的道路,讓開發人員可以藉助一個軟件環境,提升FPGA平臺用戶的生產力。」
IBM電源開發副總裁兼OpenPOWER基金會總裁(IBM vice president of Power Development and OpenPOWER president)Brad McCredie表示:「IBM高度讚揚賽靈思致力於實現其FPGA軟件可編程性這一發展方向。三星娛樂城利用C、C++和OpenCL建立優化型FPGA加速器的高度靈活性和可靠的結果質量,能提高IBM爲客戶帶來更大價值的能力。IBM堅信OpenCL對提升生產力大有裨益,同時咱們正在與賽靈思展開緊密合做,將該技術應用到咱們的OpenPOWER產品設計中。」
首款針對OpenCL、C和C++的架構優化編譯器
SDAccel的架構優化編譯器相對CPU或GPU,單位功耗性能提升達25倍,相對其它FPGA解決方案,性能和資源效率提升3倍。SDAccel採用了已被1,000多名程序員普遍使用的基礎編譯器技術。SDAccel充分利用該編譯器的功能,使軟件開發人員可以利用新的或現有的OpenCL、C和C++ 代碼建立高性能加速器,並針對計算搜索、圖像識別、機器學習、編碼轉換、存儲壓縮和加密等各類數據中心應用中的存儲器、數據流和流水線技術進行了精心優化。
在FPGA上首次實現徹底相似CPU/GPU的開發體驗
藉助SDAccel,開發人員可以使用其熟悉的工做流程優化應用,並且即使以前沒有FPGA使用經驗,也能受益於FPGA平臺的優點。集成設計環境(IDE)不只可提供編碼模板和軟件庫,並且還能對各類開發目標進行編譯、調試和特性分析,如在X86平臺上仿真、使用快速仿真進行性能驗證以及在FPGA處理器上進行本地執行等。IDE可在數據中心用FPGA平臺上執行應用。該平臺配套提供面向全部支持開發目標的自動儀器插入功能。此外,SDAccel還通過精心設計,使CPU/GPU開發人員可以輕鬆將其應用遷移到FPGA上,同時還可在他們熟悉的工做流程中維護和複用OpenCL、C和C++代碼。
綜合全面的SDAccel環境包括編程器用IDE、基於C語言的FPGA優化庫,以及數據中心用現成商用(COTS)平臺。
SDAccel庫包括用於高性能低功耗實現方案的內置OpenCL函數、DSP、視頻以及線性代數庫。針對特定領域加速,賽靈思聯盟合做成員Auviz Systems提供了精心優化的OpenCV和BLAS OpenCL兼容型軟件庫。原有的COTS成員包括Alpha Data、Convey、Pico Computing,預計2015年年初還將增長更多成員。
在FPGA上首次實現徹底與CPU/GPU的運行時間體驗
只有SDAccel可以支持帶有多個程序和相似CPU / GPU按需可加載計算單元的應用。與CPU/GPU相似,SDAccel對於FPGA解決方案的獨特之處,在於可以保持程序轉換過程當中的系統正常工做。SDAccel是業界惟一可以建立可在應用運行過程當中加載新加速器內核的FPGA計算單元的環境。 在整個應用執行過程當中,存儲器、以太網、PCIe?和性能監控器等關鍵系統接口和功能均保持工做狀態。即時可重配置的計算單元可以讓多個應用共享FPGA加速器。例如經過對運行系統編程,可支持圖像搜索、視頻轉碼和圖像處理之間的切換。html
推薦閱讀http://bbs.sxxw.net/thread-682499-1-1.html程序員