在FPGA板上用Verilog實現車牌識別

一個車牌識別系統先在Matlab中實現,然後將其在FPGA Xilinx Spartan-6上使用Verilog實現。以下是FPGA上系統的測試環境。 圖像存儲器: 存儲10個圖像並將其轉換爲.dat格式(gray data)。我們使用$ readmemh(可複合)Verilog 命令,通過讀取.dat文件中的gray data來初始化內存。將10個圖像轉換爲Gray格式,並使用Matlab寫入.
相關文章
相關標籤/搜索