JavaShuo
欄目
標籤
數字電路
數字電路
全部
試用D觸發器和74151設計一同步時序邏輯電路, 當X=1時電路實現5進制計數器功能, 初態爲000; 當X=0時, 電路實現6進制計數器功能, 初態爲000.
2020-12-26
數字電路
設計一可控同步四進制可逆計數器, 其由輸入X1,X2控制, 用D觸發器和74153及必要的芯片實現
2020-12-26
數字電路
設計一可控同步四進制可逆計數器, 其由輸入X1,X2控制, 用D觸發器和74153及必要的門電路實現
2020-12-26
數字電路
同步時序邏輯電路設計
同步可逆計數器設計
74153擴展應用
設計一個同步時序邏輯電路, 使得每輸入4個週期的CLK脈衝, 便輸出一個正脈衝, 其寬度爲CLK脈衝的週期. 要求用與非門及下降沿觸發的JK觸發器實現. 如果要求輸出脈寬爲CLK脈寬, 該如何修改?
2020-12-26
數字電路
同步時序電路設計
用1片3-8譯碼器74LS138和必要的門電路設計一個多輸出的組合電路. 要求寫出設計過程, 畫出連線圖. 輸出的邏輯函數爲: Y1(A,B)=∑m(0,3), Y2(A,B)=∑m(1,2,3)
2020-12-26
數字電路
3-8譯碼器實現2變量邏輯函數
Linux
設計一個運算電路, 輸入爲一個兩位的二進制數A1A0, 輸出的二進制數比輸入量的平方還大5, 用最少的與非門實現
2020-12-26
數字電路
組合邏輯電路設計
試用一片3-8譯碼器74LS138和其它必要的門電路設計一個一位全加器, 被加數爲Ai, 加數爲Bi, 低位來的進位爲Ci-1, 本位和爲Si, 本位對高位的進位爲Ci
2020-12-26
數字電路
組合邏輯電路設計
一位全加器設計
Linux
試用74LS194加必要的門電路實現4位環形計數器(要求能自啓動, 電路越簡單越好). 要求它的有效循環狀態Q0Q1Q2Q3爲 1000->0100->0010->0001->1000
2020-12-26
數字電路
74LS194應用
環形計數器
Linux
試用JK觸發器和必要的門電路設計一同步時序邏輯電路, 當X=1時電路實現5進制計數器功能, 初態爲000; 當X=0時, 電路實現6進制計數器功能, 初態爲000.
2020-12-26
數字電路
試用D觸發器和必要的門電路設計一個串行數據檢測電路. 當輸入端X連續輸入4個1時檢測輸出信號Y=1, 其餘情況下的輸出信號Y=0.
2020-12-26
數字電路
同步時序邏輯電路設計
1111序列信號檢測電路設計
«
6
7
8
9
10
11
12
13
14
»
每日一句
每一个你不满意的现在,都有一个你没有努力的曾经。