JavaShuo
欄目
標籤
同步時序邏輯電路設計
同步時序邏輯電路設計
全部
邏輯設計
邏輯
同步
電子設計
程序設計
設計程序
邏輯錯誤
邏輯漏洞
邏輯性
邏輯學
邏輯迴歸
試用D觸發器和必要的門電路(或最小數量的中規模集成電路芯片)設計兩位串行輸入、並行輸出雙向移位寄存器. 寄存器有X、K兩個輸入端, K控制移位方向, X輸入數據(題目全文見本博文示)
2020-12-26
數字電路
同步時序邏輯電路設計
同步雙向移位寄存器設計
搜索引擎
設計一可控同步四進制可逆計數器, 其由輸入X1, X2控制, 用D觸發器和74151及必要的門電路實現
2020-12-26
數字電路
同步時序邏輯電路設計
可控同步計數器設計
※用D觸發器和必要的門電路設計一個同步3位右移移位寄存器. 在此基礎上再加必要的門電路構成序列信號發生器, 產生序列信號00010111
2020-12-26
數字電路
同步時序邏輯電路設計
同步右移移位寄存器設計
右移移位寄存器產生序列信號
用D觸發器和門電路設計一個用來控制紅綠兩個發光二極管亮滅的時序邏輯電路
2020-12-26
同步時序邏輯電路設計
設計一可控同步四進制可逆計數器, 其由輸入X1,X2控制, 用D觸發器和74153及必要的門電路實現
2020-12-26
數字電路
同步時序邏輯電路設計
同步可逆計數器設計
74153擴展應用
試用D觸發器和必要的門電路設計一個串行數據檢測電路. 當輸入端X連續輸入4個1時檢測輸出信號Y=1, 其餘情況下的輸出信號Y=0.
2020-12-26
數字電路
同步時序邏輯電路設計
1111序列信號檢測電路設計
設計一個同步時序電路, 使得每輸入4個週期的CLK脈衝, 便輸出一個正脈衝, 其寬度等於CLK脈衝的週期. 要求用下降沿觸發的JK觸發器和儘可能少的門電路構成.
2020-12-26
數字電路
同步時序邏輯電路設計
模8順序脈衝發生電路設計
2020-12-31
同步時序邏輯電路設計
模4順序脈衝發生電路設計
2020-12-31
同步時序邏輯電路設計
※以同步左移移位寄存器爲基礎, 設計001010序列信號發生器(對比以同步右移移位寄存器爲基礎, 設計001010序列信號發生器)
2021-01-06
數字電路
同步時序邏輯電路設計
左移移位寄存器設計序列信號發生器
«
1
2
3
»
每日一句
每一个你不满意的现在,都有一个你没有努力的曾经。