芯片後仿

INNOVUS/ICC吐出的netlist經過Formal/LEC驗證後,Star-RC/QRC抽取RC寄生參數文件並讀入到Tempus/PT分別做func/mbist/scan時序sign-off,寫出SDF3.0用以後仿真,搭建後仿真的驗證環境,添加sc/io/macro的verilog model,仿真輸出VCD給Redhawk/Voltus做功耗/IR Drop分析。本文簡要敘述下後仿真要
相關文章
相關標籤/搜索