FPGA電路邏輯的原理圖方式設計與驗證

實驗1:拼接 4-16譯碼器 實驗要求 用2片3-8 譯碼器拼接成4-16 譯碼器 仿真驗證電路的正確性 注意觀察輸出信號的毛刺(競爭冒險) 設計思路 因爲有四個輸入端,則採用兩個74LS138,將第一片的前三個作爲三個輸入A、B、C,第四個輸入D的非接第一片的G1端,本身接入第二片的G1,當D爲0時則通第一片,當它爲1時,通第二片,這樣就可以實現4-16譯碼的功能了。 實驗步驟 1.打開Quar
相關文章
相關標籤/搜索