Place:1136-This design contains a global buffer instance

在使用chipscope進行FPGA工程仿真時,出現上圖報錯。原因是在cdc文件中加入了一個信號CLK_BEI,而選擇的trigger信號爲clk1(是由CLK_BEI分頻而來),所以報錯。 解決辦法,去掉CLK_BEI信號即可。 產生類似問題時要檢查報錯信號和觸發信號的關係,多是關係緊密的,比如在本例中CLK_BEI經過50分頻產生了clk1,但是在cdc中使用clk1來觸發觀察CLK_BEI顯
相關文章
相關標籤/搜索