電路學

電路 kcl 在任意瞬間,任一節點電流代數和恆等於零 kvl 在任何一個閉合迴路中,各元件上的電壓降的代數和等於電動勢的代數和,即從一點出發繞回路一週回到該點時,各段電壓的代數和恆等於零,即∑U=0 電流源 電流源的內阻相對負載阻抗很大,負載阻抗波動不會改變電流大小。在電流源迴路中串聯電阻無意義,因爲它不會改變負載的電流,也不會改變負載上的電壓。在原理圖上這類電阻應簡化掉。負載阻抗只有並聯在電流源
相關文章
相關標籤/搜索