S3C2440時鐘體系的簡單編程

S3C2440時鐘體系的簡單編程 編程目的: 使FCLK=400MHZ HCLK=100MHZ PCLK=50MHZ 步驟: 1.設置MPLLCON寄存器使FCLK=400MHZ 2.設置CLKDIVN寄存器使HCLK=FCLK/4並且使PCLK=FCLK/8從而得到HCLK=100MHZ,PCLK=50MHZ 下面是寄存器的配置手冊: 可以看到手冊上寫道當HDIVN的2:1置爲10的時候HCLK
相關文章
相關標籤/搜索