調試(debug)的底層硬件邏輯——經過FPGA嵌入式軟核

之前在vs等上調試代碼,查看變量或者內存的值沒有去深究調試時底層的硬件的邏輯。看了賽靈思給的microblaze的手冊,對於debug的底層硬件邏輯有了瞭解。app 若想在SDK中使用調試模塊,在基於FPGA的嵌入式硬件設計(如在賽靈思的vivado中使用block design設計)時,須要添加一個debug的硬件模塊——ILA。ILA鏈接想要在調試時,觸發信號到來時,抓取的引腳。debug 這
相關文章
相關標籤/搜索