用quartus仿真74163的計數功能

同步預置法 根據模11的原理設計電路圖,初值爲0000,最後一個數字1010,則將QA和QC端連接到與非門到置位端(電子科大的數電慕課) 只需要對CLK進行參數設置,這點在仿真上還算簡單。 我設置時鐘參數時發現仿真結果QA和時鐘邊沿未能實現對齊,只好改用count實現功能 。仿真時間2us,間隔50ns,則總共可以觀察20個波形,修改END TIME爲2us 初值爲0101,當爲1111時輸出進位
相關文章
相關標籤/搜索