計算機實現原理專題--存儲器的實現(四)

計算機實現原理專題--存儲器的實現(二)中描述了一種觸發器:緩存

當時鍾輸入爲1時,若是數據端爲1則Q輸出1,若是數據端爲0則Q輸出0;當時鍾輸入爲0時,Q端的值不會隨着數據端的變化而變化,此時等價於一個保存開關。如今換一種描述方式:.net

此時時鐘輸入變成了寫操做端,當先閉合寫開關再斷開時能夠保存數據,所以也可稱之爲保存開關,這樣的構件稱爲1位存儲器。可簡化爲:blog

可將該1位存儲器按照以下方式鏈接:get

從而變成了8位存儲器。若是要組成1MB的緩存,就要1024*1024個這樣的1位存儲器,1GB的存儲也是同理。可是若是隻想從某個位置開始寫入1KB的數據,這樣結構的存儲器仍是不知足要求的,先記錄到這裏吧。原理

相關文章
相關標籤/搜索