FPGA定點小數計算(Verilog版)第五篇——浮點小數轉換爲定點小數

更多精彩內容,請微信搜索「FPGAer俱樂部」關注我們。 用FPGA實現定點運算,相對於浮點運算來說,開銷要小很多(時間上和空間上的)。但是在某些特定的場合,如多機協同處理等,要求FPGA的輸入數據(或者是輸出數據)爲浮點形式的數據,這是就需要我們來做一個浮點小數與定點小數之間的轉換了。 本文爲本次定點小數相關博文連載的第五篇,後面的寫作計劃分別爲:第六篇——平方根運算(查表法);第七篇——平方根
相關文章
相關標籤/搜索