HighSpeedLogic專題: RS232串口通信

主要設計思想:PC向串口發送命令,FPGA通過判斷接收的控制字執行相應的操作,總體框圖如圖1所示。 圖1 總體框圖      設計包括三部分: 1、通過向I/O端口發送高低電平以達到控制外部硬件的要求。 2、完成芯片內部邏輯的變化。 3、將需要的數據先存起來(一般採用內部或外部FIFO),然後通過串口將數據發送到PC,PC將接收的數據進行處理和分析。串口採用標準的RS-232協議,主要參數的選擇:
相關文章
相關標籤/搜索