鎖相環PLL的倍頻

之前學STM32的時候就知道了倍頻這個概念。開發板上外接8M晶振,可是STM32主頻卻能跑72M,這離不開鎖相環(PLL)的做用。以後在使用FPGA的時候,直接有PLL這個IP核提供給咱們使用,實現本身想要的頻率。可是當咱們使用的時候,鎖相環倍頻的原理咱們清楚嗎?下面就來簡要分析下倍頻的原理。blog   首先,咱們須要瞭解下鎖相環的組成。鎖相環是由一個鑑相器(PD)、低通濾波器(LPF)和壓控振
相關文章
相關標籤/搜索