Vivado DDS IP核使用和仿真(一、單通道信號發生器)小補充

請先看上一篇博文:https://blog.csdn.net/u013215852/article/details/91042672 在此博文的最後,生成了同時輸出正弦信號和餘弦信號,一些讀者對此有一些疑問,其實很簡單,按照上一篇的設置,如果把output設置爲Sine and Cosine,那麼IP核會自動將輸出的寬度擴大一倍,即16變成了32,根據下圖可知高16位爲SINE,低16位爲COSI
相關文章
相關標籤/搜索