飛騰CPU體系結構(十)

飛騰CPU體系結構(十) 1.高速緩存模型 爲了優化整體性能,飛騰CPU芯片內部提供L1高速緩存和L2高速緩存,有些飛騰CPU也提供芯片內部的L3高速緩存,本節不對這個情況進行贅述。 靠近流水線的高速緩存具有低延遲,高代價的特點;離流水線更遠的高速緩存,實現代價通常會低一些,容量通常會更大些,但是延遲也更長些。 緩存延遲關係 L1緩存延遲一般在幾拍左右; L2緩存延遲一般是L1緩存延遲的2~3倍;
相關文章
相關標籤/搜索