AD電子設計基礎知識2

抗干擾設計原則佈局

1)電源線設計設計

1.選擇合適的電源配置

2.儘可能加寬電源線方法

3.保證電源線、底線走向和數據傳輸方向一致數據

4.使用抗干擾元器件(磁珠、電源濾波器)數字

5.電源入口添加去耦電容帶寬

2)地線設計

1.模擬地和數字地分開

2.儘可能採用單點接地

3.儘可能加寬地線

4將敏感電路鏈接到穩定的接地參考源

5.對pcb電路板進行分區設計,把高帶寬的噪聲電路與低頻電路分開

6.儘可能減小接地環路的面積

3)元器件

1.不要有過長的平行信號線

2.保證pcb的時鐘發生器、晶振和CPU的時鐘端儘可能靠近,同時遠離其餘低頻器件

3.元器件應圍繞核心期間進行配置,儘可能減小引線長度

4.對PCB進行分區佈局5.對pcb板進行分區佈局

5.考慮PCB在機箱中的位置和方向

6.縮短高頻元器件之間的引線

4)去耦電容的配置

1.每10個集成電路要夾一片充放電電容

2.引線式電容用於低頻貼片式電容用於高頻

3.每個集成芯片要佈置一個0.1uf的電容

4.對噪聲能力弱、關斷時電源變化大的器件要加高頻去耦電容

5.電容之間不要共用過孔

6.去耦電容引線不能過長 

5)下降噪聲和電磁干擾的原則

1.儘可能採用45度折線而不是90度

2.用串聯電阻的方法來下降電路信號邊沿的跳變速率

3.石英晶振的的外殼要接地

4.不用的門電路不要懸空

5.時鐘線垂直與IO線時干擾小

6.儘可能讓時鐘線周圍的電動勢趨於0

7.IO驅動電路儘可能靠近PCB的邊緣

8.任何信號不要造成環路

9.對高頻板,電容的分佈電感不能忽略,電感的分佈電容也不能忽略

10.一般功率線、交流線儘可能佈置在和信號線不一樣的板子上

相關文章
相關標籤/搜索