Xilinx中解決高扇出的三種方法

Fanout,即扇出,指模塊直接調用的下級模塊的個數,若是這個數值過大的話,在FPGA直接表現爲net delay較大,不利於時序收斂。所以, 在寫代碼時應儘可能避免高扇出的狀況。可是,在某些特殊狀況下,受到總體結構設計的須要或者沒法修改代碼的限制,則須要經過其它優化手段解 決高扇出帶來的問題。如下就介紹三個這樣的方法: 如圖1所示爲轉置型FIR濾波器中的關鍵路徑時序報告,在一些轉置型結構
相關文章
相關標籤/搜索