建立模型,化簡邏輯

學習FPGA,總結如下: 看邏輯,建模型。 只有在腦海中建立了一個個邏輯模型,理解FPGA內部邏輯結構實現的基礎,才能明白爲什麼寫Verilog和寫C整體思路是不一樣的,才能理解順序執行語言和並行執行語言的設計方法上的差異。在看到一段簡單邏輯的時候應該想到是什麼樣的功能電路。 用數學思維來簡化設計邏輯。 學習FPGA不僅邏輯思維很重要,好的數學思維也能讓你的設計化繁爲簡,所以,看見高數就頭疼的同學
相關文章
相關標籤/搜索