讀書筆記——並行處理器架構

本文是秦春林《全局光照技術》的一些閱讀筆記,所有圖片都是書裏的,我啥版權都沒。。 一、CPU 1、馮諾依曼架構 馮諾依曼架構中,數據總是存儲在內存中,數據從內存傳遞到處理器的總時間可描述爲一個固定和一個依賴數據大小的可變開銷,其中固定開銷被稱爲延遲,實際上指通信上發送一條空消息所需時間。因此不管處理器速度多快,計算機都內存傳輸速度這個,通常使用 緩存、預取、多線程 等方法克服該瓶頸。 1.1 緩存
相關文章
相關標籤/搜索