數碼相機處理器設計及系統集成研究_周榮政 第三章:數碼相機處理器的結構設計併發
論文內容:來源於cnki, 請尊重做者版權,24小時內閱讀後請刪除。性能
數碼相機處理器的結構設計............................................17測試
3.1設計要求...........................................................................17設計
3.1.1 片上總線....................................................................17接口
3.1.2存儲器接口..................................................................19內存
3.1.3處理器核/處理器接口.....................................................21資源
3.2基於DMA總線的處理器結構設計...........................................22圖像處理
3.2.1體系結構.....................................................................22效率
3.2.2工做模式.....................................................................23配置
3.2.3 DMA總線的參數設置....................................................26
3.3 DMA總線控制器設計...........................................................28
3.3.1 DMA 通道...................................................................29
3.3.2 DMA狀態管理.............................................................30
3.3.3 DMA請求控制.............................................................31
3.3.4 DMA總線時序.............................................................31
3.4 SDRAM存儲器接口設計.......................................................32
3.4.1 SDRAM 請求控制.........................................................32
3.4.2地址管理....................................................................34
3.4.3刷新引擎.....................................................................35
3.4.4上電覆位.....................................................................36
3.5 MCU處理器接口設計...........................................................36
3.5.1地址鎖存器..................................................................37
3.5.2地址譯碼器..................................................................37
3.5.3中斷控制器..................................................................37
3.5.4虛擬DMA讀寫............................................................38
本章主要討論了數碼相機處理器的設計要求,給出了一種基於DMA總線的 數碼相機處理器的體系結構的設計,並詳細討論了其中的DMA總線控制器、 SDRAM存儲器接口以及MCU處理器接口的設計方法。
數碼相機系統功能的日趨複雜,以及性能的逐步提升,對數碼相機處理器的 設計提出了更高的要求。主要有:
•實時性。數碼相機是一個實時採樣、處理和顯示系統,特別是在取景過 程中。系統的實時性不只要求芯片具有足夠的實時圖像處理能力,還要 求系統總線具備足夠的帶寬,以保證圖像採樣、處理和顯示等各類功能 的併發處理。
•高效性。處理器的處理效率,指完成一種功能所佔用的處理器資源、內存資源、總線帶寬等,還包括內存和功能模塊的可複用能力。
•低功耗。主要爲了適應可便攜式應用和環保的要求。低功耗的實現除了 釆用更先進的工藝和更低的工做電壓以外,還取決於芯片的時鐘管理和 總線管理。
•可配置能力。數碼相機處理器當中包含多個功能模塊,可配置能力要求 芯片可以經過對這些功能模塊的不一樣配置,實現各類不一樣的工做模式, 其中既包括預先設置的模式,也包含一些不屬於預先配置的測試模式。
爲達到這些要求,數碼相機處理器必須在片上總線、內存接口和處理器核(或 處理器接口)等方面作出仔細的設計和選擇,並須要各個功能模塊以及微處理器 的配合。