1 跨時鐘設計-----整體介紹

1、 單bit信號 1) 電平信號: 採用兩級寄存器同步,7nm工藝常用三級同步寄存器同步 2/3級同步器採用定製的寄存器模塊,寄存器之間的延時很低,有效降低了亞穩態傳播概率。 2) 脈衝信號: 單週期脈衝信號採用脈衝同步器,首先確保源時鐘的單週期脈衝能被目的時鐘採道,目的時鐘進行採樣後經過組合邏輯產生目的時鐘域的單脈衝。 缺點:兩次脈衝間隔必須大於同步所需時間,否則會有脈衝無法採樣。 a. 快時
相關文章
相關標籤/搜索