FPGA配置失敗,無法啓動怎麼辦

前言: 咱們都知道FPGA的啓動方式有很多種,比如JTAG、SPI,BPI,SeletMAP,Serial等等吧,又分爲主從即Master和Slave(時鐘由FPGA的管腳發出,專用的CCLK信號爲主,否則爲從,有的配置有輔助時鐘EMCCLK,它由外部的晶振提供,從FPGA的EMCCLK輸入,經過專用的邏輯,再從CCLK管腳輸出給想用的器件,),那麼問題來了,配置失敗怎麼辦呢???????????
相關文章
相關標籤/搜索