Java併發編程 (二) 併發基礎

一、CPU多級緩存-緩存一致性 1、CPU多級緩存 上圖展示的是CPU高級緩存的配置,數據的讀取和存儲都經過高速緩存,CPU核心與高速緩存之間有一條特殊的快速通道;在這個簡化的圖中,主存和緩存都連接在系統總線上,這條總線同時還用於其他組件的通信。 高速緩存出現後不久,系統變得更加複雜,高速緩存和主存之間的速度差異被拉大,直到加入L1d(又叫一級緩存)的緩存,新加入的這一個緩存比高速緩存更大,但是更
相關文章
相關標籤/搜索