【ZYNQ Ultrascale+ MPSOC FPGA教程】第十七章 Vitis準備工程及注意事項

原創聲明:

本原創教程由芯驛電子科技(上海)有限公司(ALINX)創做,版權歸本公司全部,如需轉載,需受權並註明出處。node

適用於板卡型號:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P /AXU9EG/AXU15EGui

1. 軟件環境

軟件開發環境基於Vivado 2020.13d

2. 硬件環境

開發板型號 芯片型號
AXU2CGA xczu2cg-sfvc784-1-e
AXU2CGB xczu2cg-sfvc784-1-e

3. 批處理下載QSPI Flash

全部的工程目錄下都有個bootimage文件夾,存放了對應的BOOT.bin文件,可將此文件拷貝到Vitis_image_download文件夾,覆蓋原有的BOOT.bin。也能夠把BOOT.bin放到SD卡啓動驗證功能orm

vitis_image_download文件夾在course_s2目錄下面,進入文件夾,右鍵點擊program_qspi.bat,打開編輯blog

將program_flash路徑改爲本身的軟件安裝路徑,保存並關閉。教程

雙擊program_qspi.bat,便可下載BOOT.BIN到QSPI FLASH,建議用JTAG模式下載。開發

也能夠採用SD卡啓動方法,把BOOT.bin文件拷貝到SD內啓動。flash

4. 批處理創建Vitis工程

因爲Vitis工程編譯後佔用空間較大,所以爲了節省你們寶貴的時間,咱們提供了Vitis工程的批處理tcl腳本,在每一個工程下都有個vitis文件夾,裏面包含硬件描述文件xx.xsa,以及自動建立工程的腳本it

你們須要作的是編輯auto_create_vitis文件夾中的build_vitis.bat文件io

將黃色框中的xsct.bat路徑換成本身安裝的路徑,路徑爲xx\Vitis\2020.1\bin\xsct.bat

保存以後,再雙擊build_vitis.bat就能夠建立工程了

編譯結束,按任意鍵退出

打開Vitis軟件,選擇工程路徑,Launch

打開後,關閉Welcom界面

工程便可使用

相關文章
相關標籤/搜索