LATTCE ECP3 FPGA serdes調試出錯,數據亂碼怎麼解決?[hifpga.com原創]

本文首發於https://hifpga.com/問題/36956 大家好。我們在跑兩片 FPGA 之間使用Serdes通信的時候,發現 RX 出現錯誤。TX 端發送的數據是從0一直累加1,但是接收端RX收到的數據是雜亂無章,沒有規律的,同時有一堆的 Error 狀態出現。 硬件同事測量眼圖說信號質量是符合要求的(見下圖)。 我這個工程很簡單,就是將IP調用,給通道3灌數據,也不知道是哪裏出問題了。
相關文章
相關標籤/搜索