上拉電阻:
一、當TTL電路驅動COMS電路時,若是TTL電路輸出的高電平低於COMS電路的最低高電平(通常爲3.5V),這時就須要在TTL的輸出端接上拉電阻,以提升輸出高電平的值。
二、OC門電路必須加上拉電阻,才能使用。
三、爲加大輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。
四、在COMS芯片上,爲了防止靜電形成損壞,不用的管腳不能懸空,通常接上拉電阻產生下降輸入阻抗,提供泄荷通路。
五、芯片的管腳加上拉電阻來提升輸出電平,從而提升芯片輸入信號的噪聲容限加強抗干擾能力。
六、提升總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。
七、長線傳輸中電阻不匹配容易引發反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。
上拉電阻阻值的選擇原則包括:
一、從節約功耗及芯片的灌電流能力考慮應當足夠大;電阻大,電流小。
二、從確保足夠的驅動電流考慮應當足夠小;電阻小,電流大。
三、對於高速電路,過大的上拉電阻可能邊沿變平緩。綜合考慮以上三點,一般在1k到10k之間選取。對下拉電阻也有相似道理
對上拉電阻和下拉電阻的選擇應結合開關管特性和下級電路的輸入特性進行設定,主要須要考慮如下幾個因素:
1.驅動能力與功耗的平衡。以上拉電阻爲例,通常地說,上拉電阻越小,驅動能力越強,但功耗越大,設計是應注意二者之間的均衡。
2.下級電路的驅動需求。一樣以上拉電阻爲例,當輸出高電平時,開關管斷開,上拉電阻應適當選擇以可以向下級電路提供足夠的電流。
3.高低電平的設定。不一樣電路的高低電平的門檻電平會有不一樣,電阻應適當設定以確保能輸出正確的電平。以上拉電阻爲例,當輸出低電平時,開關管導通,上拉電阻和開關管導通電阻分壓值應確保在零電平門檻之下。
4.頻率特性。以上拉電阻爲例,上拉電阻和開關管漏源級之間的電容和下級電路之間的輸入電容會造成RC延遲,電阻越大,延遲越大。上拉電阻的設定應考慮電路在這方面的需求。
下拉電阻的設定的原則和上拉電阻是同樣的。
OC門輸出高電平時是一個高阻態,其上拉電流要由上拉電阻來提供,設輸入端每端口不大於100uA,設輸出口驅動電流約500uA,標準工做電壓是5V,輸入口的高低電平門限爲0.8V(低於此值爲低電平);2V(高電平門限值)。
選上拉電阻時:
500uA x 8.4K= 4.2即選大於8.4K時輸出端能下拉至0.8V如下,此爲最小阻值,再小就拉不下來了。若是輸出口驅動電流較大,則阻值可減少,保證下拉時能低於0.8V便可。
當輸出高電平時,忽略管子的漏電流,兩輸入口需200uA 200uA x15K=3V即上拉電阻壓降爲3V,輸出口可達到2V,此阻值爲最大阻值,再大就拉不到2V了。選10K可用。COMS門的可參考74HC系列,設計時管子的漏電流不可忽略,IO口實際電流在不一樣電平下也是不一樣的,上述僅僅是原理,一句話歸納爲:輸出高電平時要餵飽後面的輸入口,輸出低電平不要把輸出口喂撐了(不然多餘的電流餵給了級聯的輸入口,高於低電平門限值就不可靠了)
在數字電路中不用的輸入腳都要接固定電平,經過1k電阻接高電平或接地。
1. 電阻做用:
l 接電組就是爲了防止輸入端懸空
l 減弱外部電流對芯片產生的干擾
l 保護cmos內的保護二極管,通常電流不大於10mA
l 上拉和下拉、限流
l 1. 改變電平的電位,經常使用在TTL-CMOS匹配
2. 在引腳懸空時有肯定的狀態
3.增長高電平輸出時的驅動能力。
四、爲OC門提供電流
l 那要看輸出口驅動的是什麼器件,若是該器件須要高電壓的話,而輸出口的輸出電壓又不夠,就須要加上拉電阻。
l 若是有上拉電阻那它的端口在默認值爲高電平你要控制它必須用低電平才能控制如三態門電路三極管的集電極,或二極管正極去控制把上拉電阻的電流拉下來成爲低電平。反之,
l 尤爲用在接口電路中,爲了獲得肯定的電平,通常採用這種方法,以保證正確的電路狀態,以避免發生意外,好比,在電機控
制中,逆變橋上下橋臂不能直通,若是它們都用同一個單片機來驅動,必須設置初始狀態.防止直通!
二、定義:
l 上拉就是將不肯定的信號經過一個電阻嵌位在高電平!電阻同時起限流做用!下拉同理!
l 上拉是對器件注入電流,下拉是輸出電流
l 弱強只是上拉電阻的阻值不一樣,沒有什麼嚴格區分
l 對於非集電極(或漏極)開路輸出型電路(如普通門電路)提高電流和電壓的能力是有限的,上拉電阻的功能主要是
爲集電極開路輸出型電路輸出電流通道。
三、爲何要使用拉電阻:l 通常做單鍵觸發使用時,若是IC自己沒有內接電阻,爲了使單鍵維持在不被觸發的狀態或是觸發後回到原狀態,必須在IC外部另接一電阻。數字電路有三種狀態:高電平、低電平、和高阻狀態,有些應用場合不但願出現高阻狀態,能夠經過上拉電阻或下拉電阻的方式使處於穩定狀態,具體視設計要求而定! l 通常說的是I/O端口,有的能夠設置,有的不能夠設置,有的是內置,有的是須要外接,I/O端口的輸出相似與一個三極管的C,當C接經過一個電阻和電源鏈接在一塊兒的時候,該電阻成爲上C拉電阻,也就是說,若是該端口正常時爲高電平,C經過一個電阻和地鏈接在一塊兒的時候,該電阻稱爲下拉電阻,使該端口平時爲低電平,做用嗎:好比:當一個接有上拉電阻的端口設爲輸如狀態時,他的常態就爲高電平,用於檢測低電平的輸入。 l 上拉電阻是用來解決總線驅動能力不足時提供電流的。通常說法是拉電流,下拉電阻是用來吸取電流的,也就是你同窗說的灌電流