8086CPU總線形成電路設計

1. 總線形成電路需要使用到的數電芯片: 74LS244(8位單向緩衝器) 74LS245(8位雙向緩衝器,收發器) 74LS373(鎖存器) 2. 8086引腳功能和時序: 時鐘和復位: 8086時鐘信號CLK和剛上電時的復位信號RESET應該由8284時鐘發生器來產生。 RESET引腳高電平有效,有效時間至少爲4個時鐘週期。 復位之後,CS爲FFFFH,IP爲0000H。 三個週期: 時鐘週期
相關文章
相關標籤/搜索