CPU的多級緩存

一、CPU多級緩存架構 CPU主要存在L1,L2,L3三級緩存,序號越小,越接近CPU,速度越快 一個CPU內核中有兩個L1緩存(分別存儲指令、數據),一個L2緩存;一個插槽中的內核共享一個L3緩存 當CPU訪問數據時,從上到下訪問,如果都沒有命中 ,則去內存中查找對應的數據並加載到緩存中 二、MSEI協議 因爲操作系統中併發的存在,多核CPU中不同內核中執行的線程可能需要互相訪問緩存中的數據,如
相關文章
相關標籤/搜索