AD佈線深入

1、在干擾源模塊的兩段並聯去耦電容,吸收不連續工作的負載產生的電壓波動。此時需要注意,電容的引腳與被供電器件的之間的間距越小,電容的ESR越低,越能吸收掉器件產生的干擾。(去耦電容要靠近元器件) 相應的,連接電容的線寬自然和電機的一樣了,這個畫PCB要注意。 一般的器件對電源噪聲有一定的容限,電源電壓在一定範圍內波動,器件都可以維持正常工作,但這只是單個器件的理想情況,實際一個電路板是多個模塊協同
相關文章
相關標籤/搜索