GPS接收機搭建(五)低噪放優化和PCB版圖

上一篇介紹了低噪放的設計和原理圖版圖聯合仿真,但是生成的版圖比較大,佔用了大量空間,接下來會用電容和電感來做匹配網絡,縮短微帶,節省空間。 優化後的版圖 通過電容,電感的匹配縮減了一半的版面。 原理圖版圖聯合仿真 仿真模型如下 仿真結果如下 PCB版圖生成 實際中生產的PCB版圖一般使用Altium Designer,PADS,Cadence allegro三種製版軟件設計。 接下來將使用Alti
相關文章
相關標籤/搜索