嵌入式之時鐘體系結構

1. 概述     如下圖1所示,ARM的時鐘系統包括4部分,分爲晶體振盪器、喚醒定時器、鎖相環(PLL)和VPB分頻器。其中晶體振盪器爲系統提供基本的時鐘信號(頻率爲Fosc)。當復位或者處理器從掉電模式喚醒時,「喚醒定時器」要對輸入的時鐘信號做計數延時,使芯片內部的部件有時間進行初始化。然後Fosc被PLL提高到一個符合用戶需要的頻率Fcclk,Fcclk用於CPU內核。因爲CPU內核通常比外
相關文章
相關標籤/搜索