ZYNQ-裸PS工程調試以及固化流程

zynq IP需要配置的幾項: 1.PS輸入時鐘 2.CPU PLL時鐘 3.PL Fabric Clocks-FCLK_CLK0:100MHZ 這個時鐘可以用於提供給PLL使用 4.PS內存配置(DDR控制器配置) 5.Bank I/O電壓設置 6.根據需要配置MIO(SPI、ETH0、SD0、UART) 7.Generate Output Products 8.Create HDL Wrapp
相關文章
相關標籤/搜索