小梅哥FPGA-1.1設計思路

一、FPGA開發流程 設計定義(實現什麼功能,模塊的劃分) 設計輸入(通過硬件描述語言、IP核、原理圖進行設計) 分析和綜合(判斷設計輸入是否有錯誤) 功能仿真(理想情況0延遲) 1)驗證你所設計的邏輯是否正確 2)輔助分析設計裏面存在的問題 3)協助瞭解我們設計的代碼對應的邏輯電路運行時的信號波形 佈局佈線(軟件對代碼佈局到芯片) 時序仿真(佈局佈線後有延遲需要時序仿真) 時序約束(如果時序仿真
相關文章
相關標籤/搜索