利用chipscope抓取內部信號

1.軟件與硬件平臺 軟件平臺:win10+ISE14.7 硬件平臺:FPGA型號 XC6SLX45 2.任務要求 調用ISE內部IP核生成ROM,初始化ROM數據。利用chipscope觀察ROM讀時序和從中讀取的數據。 3.各模塊例化 3.1 創建ROM初始化文件 Xilinx FPGA的片內ROM支持初始化數據配置。我們創建一個名爲rom_init.coe的文件,注意它的後綴一定是「.coe」
相關文章
相關標籤/搜索