I2S音頻總線學習(四)I2S接口設計

I2S音頻總線學習(四)I2S接口設計 一、數據發送端的設計 圖1 發送端 隨着WS信號的改變,導出一個WSP脈衝信號,進入並行移位寄存器裝入DATA LEFT或DATA RIGHT,從而輸出數據被**。串行數據在時鐘下降沿移出。串行數據的默認輸入是0,因此所有位於最低位(LSB)後的數據將被設置爲0。 二、數據接收端的設計 圖2 接收端 隨着第一個WS信號的改變,WSP在SCK信號的下降沿重設計
相關文章
相關標籤/搜索