關於FPGA復位的認識

 xilinx推薦儘量不復位,利用上電初始化,如果使用過程中需要復位,採用同步高復位。 如果邏輯工程較大,復位扇出會較多,會很影響時序,有以下常用方法:    復位信號按照不同時鐘域分爲rst0..rstn,每個復位信號被對應時鐘域的時鐘打一拍輸出,復位不同時鐘域,同時對所有復位寄存器用max fanout約 束。 復位信號上bufg,通過全局時鐘線減少信號延遲,同時可以完全忍受高扇出。 不同的大
相關文章
相關標籤/搜索