FPGA學習之串口發送模塊

一、實驗目的:實現一個串口輸出,通過上位機查看接受到的是否是串口發送的結果。 二、實驗環境:FPGA開發板AX301,Quartus ii 三、實驗介紹:串口發送使能後,開始發送數據。發送信號默認爲高電平,第0位數據發低電平,1~7爲要發送的數據,9、10位發高電平。   四、系統框架圖   五、源碼 首先是改波特率,例程爲9600,改成115200. 115200 bps 傳輸速度使一位數據的周
相關文章
相關標籤/搜索