ASIC與FPGA能達到的頻率差異巨大是爲什麼

爲什麼ASIC的頻率可以達到GHz,而FPGA只能達到幾百MHz? 爲什麼實現同樣的電路,asic頻率總是(幾乎是一定)比FPGA要高?簡單來看這是FPGA在要求「可重構」的特性時對速度做出的妥協。FPGA爲了滿足可重構的特性,被設計成了一個島狀的邏輯塊矩陣電路,每個邏輯塊裏又有很多個相同的子邏輯塊,每個子邏輯塊中有要實現任意電路的各種元素,比如LUT(邏輯查找表),用於組合邏輯的構成,和FF(f
相關文章
相關標籤/搜索