一種簡單的可提高DPWM分辨率的FPGA設計方法

開關電源數字控制設計中,通常我們會使用FPGA來實現DPWM的設計,然後在傳統DPWM的設計中,應用於高頻時會有明顯缺陷,對於FPGA的優化、面積和效率尤爲重要。本文在傳統DPWM設計的基礎上,創新一種快速提高DPWM分辨率的FPGA設計方法,有效解決傳統DPWM在高頻PWM設計時的缺陷。 傳統DPWM設計 fclk = 2^k * fsw 此方法原理簡單,一個計數器,一個比較器! 致命缺陷:當開
相關文章
相關標籤/搜索